第5回統合サーキットEDAデザインエリートチャレンジは失敗しましたスパロウゲーム日クリスマスゲームの質問リリース
2023-08-22
最近、第5回統合サーキットEDAデザインエリートチャレンジが正式に始まりました。中国の最初のEDA上場会社であり、統合回路無料 ゲーム 麻雀自動化(EDA)産業教育アライアンスのエグゼクティブディレクターでもあるため、Tianshangは常に中国の統合サーキット業界との共通の成長の概念を遵守しており、中国の統合産業のためのマルチレベルのプロフェッショナルな才能トレーニングメカニズムを作成しています。
マッチのタイトル
標準単位回路のレイアウトが自動的に生成されます
戦いの質問の背景
デジタル回路標準ユニットライブラリの開発において、レイアウト無料 ゲーム 麻雀は最も重要なリンクの1つです。現在、標準ユニットのレイアウト図面は主に手動図面であり、ライブラリ内のユニットの数は多くの場合数千もであるため、標準ユニットライブラリ全体の開発サイクルが長くなります。
標準ユニットのレイアウト無料 ゲーム 麻雀には、通常、トランジスタレイアウトと配線の2つのリンクが含まれます。この競争は、主にNMOSおよびPMOSトランジスタを含むロジックとタイミングロジックの組み合わせの標準単位を考慮して、レイアウトリンクに焦点を当てています。
標準セルの内部では、トランジスタは順番に2行に配置され、PMOSトランジスタは上列にあり、NMOSトランジスタは下の列にあり、すべてのトランジスタのアクティブ領域は、図2に示されているように、詳細な説明を見ることができます。
注:1。トランジスタは2つの長方形で表され、垂直長方形はゲートで、青色の長方形はアクティブ領域です。 2。図の上部と下側の緑色の長方形は、それぞれVDDとVSを接続するパワートラックです。
トランジスタレイアウトを実行する場合、レイアウトエンジニアは通常、以下を考慮する必要があります。
既存の標準ユニットレイアウトアルゴリズムの研究では、領域と線形の最適化アルゴリズムにはすでに多くの言及があります。ただし、他のコンテンツを考慮していないため、特にレイアウトを調整および最適化するために、より複雑なレイアウトユニットでは、アルゴリズムによって自動的に生成されるレイアウトは直接使用されません。
椅子の紹介
ye Zuochang
Tsinghua University
ドクター、ティングア大学を卒業式大学Microelectronics Institute。彼は、米国のCadence Berkeley Laboratoryで研究者として働いており、現在、Tsinghua Universityの統合サーキットの副研究者です。フルプロセスアジャイルデザインをシミュレートするためのEDAツール開発。
質問の説明
競争のフルバージョンをご覧ください説明:
フリーレススパロウゲームTIAN SAN -標準単位回路のレイアウトは自動的に生成されます-8-4.pdf
コンテ無料 ゲーム 麻雀の概要
2023(5番目)統合サーキットEDAデザインエリートチャレンジスケジュールは次のとおりです。
EDA Design Elite Challengeは、公式Webサイト(http://eda.icisc.cn)に従っています。
賞の設定
Julunについて