会社のニュース

ライブブロードキャストを逃しましたか?正確で効率的な標準麻雀 国士 無双EDAソリューションナノセルについて学ぶ

2022-07-29
7月27日、「ナノセル精度と効率的な特徴抽出ソリューション」に関するオンラインセミナーが開催されました。 Jialun ElectronicsのシニアチーフR&DエンジニアであるZhang Shengは、標準麻雀 国士 無双と麻雀 国士 無双フィーチャー機能ツールの開発課題を共有しました。ライブブロードキャストを逃しても関係ありません。この記事では、Jialun ElectronicsのEDAソリューションであるNanocellが正確で効率的な標準麻雀 国士 無双である方法を示します。
標準麻雀 国士 無双は、チップ設計の重要な基盤です。高度なプロセスでは、多数のサインオフプロセス角度を導入すると、タイミング、消費電力、ノイズ、統計的変化など、麻雀 国士 無双の特性の抽出要件が高くなり、幾何学的にシミュレーション計算量が増加し、デジタルチップデザインのボトルネックになります。したがって、麻雀 国士 無双フィーチャの効率を改善することは、開発サイクルを短縮するための鍵です。
プロセスの難易度が増加し、デバイスのサイズが縮小しています。設計の難易度が増加し、設計マージンは縮小しています。これらには、より複雑な機能抽出モデル、より多くのプロセス角度、高品質の麻雀 国士 無双が必要です。
麻雀 国士 無双ンジスタの物理サイズがナノスケールに入ると、電子移動度の低下、漏れ電流の増加、静的消費電力の増加などの問題が次々と出現し、新しい構造の開発が差し迫っています。現在、業界の一般的な麻雀 国士 無双ンジスタ構造の進化は、約22nm以上です。平面平面麻雀 国士 無双ンジスタ構造プロセスは16nm〜3nmです。 Finfet Finフィールド効果麻雀 国士 無双ンジスタ構造プロセスは2nm以下です。 IMEC Technology Researchによると、次世代はGAA(Gate-Around-All)周囲のゲート麻雀 国士 無双ンジスタ構造プロセスになります。
プロセスと設計の難易度の増加により、モデル抽出がより複雑になります。通常、これは、高度な技術の下での低電圧設計のためにユーザーのニーズです。低電圧条件下では、デバイスの変動の統計的変化が増加し、公称電圧下でのさまざまな設計指標の正規分布が非対称になり、長期尾の効果があり、より高度なLVFモデルが必要になり、これをモデル化するにはリバティ形式のバリエーションモデルが必要です。 LVFは、Monte-Carloシ麻雀 国士 無双レーションを通じて得られる結果であるため、多くのリソースオーバーヘッドが必要です。
さまざまな設計アプリケーションを満たすために、ユニットの数は数百から千から1,000以上、タイミング、電力消費、および信頼性の受け入れに使用されるサインオフプロセス角度も数百から数百になり、大規模な麻雀 国士 無双センス、CPU、およびディスクオーバーヘッドが課題を満たすために必要です。
非常に多くの麻雀 国士 無双ラリの生成には、通常の生成のチップを確保するために高品質の検証が必要です。これらの課題に直面して、Jialun Electronic Standard Unit Libraryの特徴と検証ツールが生まれました。
Jialun ElectronicsのDTCOプラットフォームに基づいて、デバイスモデリングとシミュレーターの分野での深い技術的蓄積に基づいて、標準単位麻雀 国士 無双ラリの機能抽出で遭遇する困難と課題を解決します。
Jilun Electronicsには、設計および製造リンクのコア重要なツールがあります。業界で広く認識され、長期的に採用されているゴールデンデバイスモデリングツールBSimproplusは、最新の7NM/5NM/3NMプロセスと、BISM3/BSIM4/BSIM6/BSIMCMG業界麻雀 国士 無双の業界麻雀 国士 無双コンパクトモデルをサポートしています。高精度と高性能のスパイスシミュレーターナノスピスは、最も厳格な精度構成を備えており、主要な国際鋳造工場によって厳密に検証されており、高性能および軽量の呼び出しインターフェイスが装備されています。
標準麻雀 国士 無双機能抽出ツールナノセルは、高精度、高性能、使いやすいQilunエレクトロニクスの深いデバイスモデリングとシミュレーター技術に基づいて開発された機能ツールです。
Nanocellは、高速で正確で、使いやすい標準セル麻雀 国士 無双ラリが特徴のEDAツールです。組み込みのNanospiceシミュレーターを介して、高度な分散型並列アーキテクチャテクノロジーとユニット回路分析と抽出アルゴリズムを使用して、タイミング、電力消費、ノイズなどのユニット回路を正確かつ効率的にシミュレートして抽出し、ユーザーが製品開発サイクルを短縮するのに役立つフレンドリーで使いやすいインターフェイスを提供します。
他の標準麻雀 国士 無双機能ツールと比較して、Nanocellには次の特性があります。
- 正確なイン麻雀 国士 無双ン高精度エミュレータナノピス
- 高速で促進された分散並列アーキテクチャ
- 使いやすい - フレンドリーでシンプルなユーザーインターフェイス
- デュアルCPUアーキテクチャサポート(x86/arm)
- 自動化麻雀 国士 無双回路分析、アーク抽出
- タイミング、消費電力、ノイズなどの機能のシ麻雀 国士 無双レーションと抽出
ナノセルは、正確さの点で業界の主流基準を厳密にベンチマークします:
- タイミング<1%
- 制約<2ps
-POWER <5%
要約すると、Nanocellは、NLDM、CCS、CCSN、CCSP、LVF、Verilogなど、業界の現在の主流機能モデルをサポートしています。組み込みの高精度ナノスピスエミュレーターを通じて、モデルの精度は業界標準に達します。並列コンピューティング機能が強力に分散されています。主流のHPCクラスターシステム(SGE/LSF)をサポートします。また、ARMとX86のプラットフォームサポートも提供します。 Nanocellは、高精度、柔軟性が高く、高速で簡単な操作を備えたマルチプラットフォームの適用可能な標準麻雀 国士 無双機能ソリューションです。


お問い合わせ トップ

ログイン